Lauterbach erweitert die Unterstützung für seine branchenführenden TRACE32® Debug- und Trace-Tools auf anwendungsspezifische Befehlssatzprozessoren, die mit der Version V-2024.06 des ASIP-Designer-Tools von Synopsys erstellt wurden.
Das ASIP-Designer-Tool von Synopsys beschleunigt das Design von anwendungsspezifischen Befehlssatzprozessoren (ASIPs) und programmierbaren Beschleunigern. Der sprachbasierte Ansatz des ASIP Designers generiert automatisch synthetisierbare RTL- und Software Development Kits (SDKs) aus einer einzigen Architekturspezifikation, was den Aufwand für das Prozessordesign und die Verifikation erheblich reduziert. ASIPs werden in einer Vielzahl von signalverarbeitungsintensiven Anwendungen eingesetzt, darunter drahtlose Basisstationen, Mobiltelefone, Audioverarbeitung, Bildverarbeitung und Cloud Computing.
Die Entwicklungsteams von Synopsys und Lauterbach haben bei der Implementierung der TRACE32-Unterstützung eng zusammengearbeitet. Das Ergebnis ist eine API, die es der TRACE32 PowerView Software ermöglicht, auf die Befehlssatzsimulatoren und Disassembler des ASIP Designers zuzugreifen, sowie auf die tatsächliche Hardware-Implementierung des ASIPs, die vom ASIP Designer auf einem FPGA oder ASIC generiert wird. TRACE32 und die API unterstützen die breite Architekturpalette des ASIP Designers, von spezialisierten Skalarprozessoren bis hin zu VLIW- (Very Long Instruction-Word) und Wide-Vector-Prozessoren.
Die TRACE32®-Werkzeuge bestehen aus der universellen Debug- und Trace-Software PowerView und Debug- und Trace-Beschleunigermodulen. Während die intelligenten PowerDebug-Module von Lauterbach die schnellsten Download-Geschwindigkeiten und kürzesten Antwortzeiten für effizientes Debugging und Testautomatisierung bieten, ermöglichen die PowerTrace-Echtzeit-Trace-Module einen vollständigen Einblick in die Aktivitäten der CPUs und anderer Cores eines Embedded Systems, ohne dessen Echtzeit-Performance in irgendeiner Weise zu beeinträchtigen. Trace-Analysen, einschließlich Code-Abdeckungsmessungen, können dazu beitragen, Embedded-Designs schneller, sicherer und zuverlässiger auf den Markt zu bringen.
TRACE32® ermöglicht das gleichzeitige Debugging und Tracing der CPU und anderer Cores in einem SoC, eine einzigartige Fähigkeit, die das gesamte System umfasst. Dabei spielt es keine Rolle, ob es sich um ein SMP (symmetrisches Multiprocessing), AMP (asymmetrisches Multiprocessing) oder iAMP (integriertes asymmetrisches Multiprocessing) handelt. Die innovative iAMP-Debug- und Trace-Technologie von Lauterbach ermöglicht das Debugging von Multicore-Systemen mit identischen CPU-Befehlssätzen in einer einzigen TRACE32® PowerView GUI.
„In Verbindung mit der neuesten Version des ASIP Designers von Synopsys können unsere TRACE32-Werkzeuge nun auch zum Debuggen von kundenspezifischen Prozessoren eingesetzt werden, die ASIP-Befehlssatzarchitekturen und Peripherie für nahezu jede Anwendung implementieren“, sagt Stephan Lauterbach, Gründer und CTO der Lauterbach GmbH. „Dies gilt für den gesamten Lebenszyklus vom Simulator bis zum realen Silizium.“
„Synopsys ASIP Designer gibt Anwendern die Möglichkeit, die Entwicklung von kundenspezifischen Prozessoren mit der besten Leistung, Performance und Fläche für ihre spezifischen Anwendungen zu beschleunigen“, sagte Mick Posner, Vice President of IP Product Management bei Synopsys. „Die Zusammenarbeit zwischen Synopsys und Lauterbach ermöglicht es Softwareentwicklern, ihre Innovationen zu beschleunigen und eingebettete Software zu optimieren, um hoch differenzierte Produkte zu schaffen.“